2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩104頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、實時視頻處理在視頻通話、視頻現(xiàn)場直播等領(lǐng)域有著廣泛的應(yīng)用,而視頻壓縮是視頻處理中重要的一環(huán)。視頻壓縮技術(shù)用于平衡視頻壓縮率和視頻質(zhì)量之間的矛盾。隨著視頻壓縮技術(shù)的進(jìn)步,在保證相同視頻質(zhì)量的前提下,只需要更少的比特率。但是,視頻壓縮的計算復(fù)雜度不斷增加,使傳統(tǒng)計算機(jī)越來越難以完成實時編解碼的要求,因而出現(xiàn)了基于專用芯片、基于DSP和基于FPGA的解決方案。由于FPGA技術(shù)在集成度,低功耗,并行化和高速方面的快速進(jìn)步,為軟硬件協(xié)同應(yīng)用系統(tǒng)提

2、供了高性能的實現(xiàn)平臺。FPGA的兩個主要品牌Xilinx和Altera先后分別推出了基于ARM的SoC FPGA芯片,這類芯片內(nèi)部集成了ARM硬核處理器和可編程邏輯,它們之間通過互聯(lián)結(jié)構(gòu)通信。ARM-FPGA結(jié)構(gòu)的芯片既能夠獲得FPGA在圖像處理方面的計算優(yōu)勢,又能夠充分利用ARM處理器提供的外圍設(shè)備。
  本文使用軟硬件協(xié)同設(shè)計的思想,在基于 Altera Cyclone V FPGA SoC芯片的DE1SoC FPGA平臺上,

3、采用ARM硬核控制及FPGA算法硬件化,設(shè)計并實現(xiàn)視頻編碼系統(tǒng),使集成電路的工藝和電路系統(tǒng)的進(jìn)步變?yōu)閷嶋H應(yīng)用系統(tǒng)的性能提升。測試開源編碼器在雙核ARM Cortex-A9@800MHz的編碼性能,結(jié)合測試結(jié)果和對實現(xiàn)復(fù)雜度的分析,制定整個系統(tǒng)的軟硬件劃分方案。在分析 H.264編碼器結(jié)構(gòu)的基礎(chǔ)上,詳細(xì)研究了幀內(nèi)編碼環(huán)路中各個功能模塊的基本原理,設(shè)計并測試了具有3種預(yù)測模式的亮度4x4幀內(nèi)預(yù)測模塊、具有3種預(yù)測模式的色度8x8幀內(nèi)預(yù)測模塊

4、、4x4變換模塊、2x2 DC變換模塊、量化模塊,并最終實現(xiàn)整個幀內(nèi)編碼器?;贒E1SoC FPGA開發(fā)平臺,在FPGA端實現(xiàn)視頻采集、視頻編碼和采集圖像預(yù)覽的功能。在ARM端,基于JRTP庫實現(xiàn)了編碼發(fā)送的功能,設(shè)計的軟件控制FPGA中各IP核執(zhí)行、封裝并發(fā)送碼流。在PC機(jī)上,基于Qt和FFMPEG庫,實現(xiàn)接收解碼端,完成接收并組合 RTP包、解碼和實時顯示圖片的功能。在 DE1SoC FPGA開發(fā)平臺上,實際的運(yùn)行結(jié)果顯示,視頻系

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論