2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩58頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、CPU是計(jì)算機(jī)系統(tǒng)控制中心,復(fù)雜程度高設(shè)計(jì)困難。對(duì)計(jì)算機(jī)專業(yè)的學(xué)生來(lái)說(shuō),掌握了CPU的設(shè)計(jì)基礎(chǔ)和經(jīng)驗(yàn),對(duì)今后的軟硬件開(kāi)發(fā)工作來(lái)說(shuō)會(huì)有大的幫助。所以教學(xué)CPU系統(tǒng)的設(shè)計(jì)開(kāi)發(fā)是高等學(xué)校計(jì)算機(jī)本科專業(yè)課程體系的一個(gè)熱點(diǎn)。但是目前國(guó)內(nèi)高校普遍使用的教學(xué)計(jì)算機(jī),大多只能實(shí)現(xiàn)驗(yàn)證性的實(shí)驗(yàn),無(wú)法完成創(chuàng)造性的綜合設(shè)計(jì)實(shí)驗(yàn)。驗(yàn)證性實(shí)驗(yàn)?zāi)J讲荒芙o學(xué)生提供自主設(shè)計(jì)和發(fā)揮的空間。要想改變這種現(xiàn)狀就需要進(jìn)行教學(xué)CPU的研究設(shè)計(jì)。
  本研究采用大規(guī)??删幊?/p>

2、器件FPGA為設(shè)計(jì)芯片,以TEC-XP教學(xué)實(shí)驗(yàn)計(jì)算機(jī)為硬件平臺(tái),使用當(dāng)前流行的硬件設(shè)計(jì)語(yǔ)言VHDL和ABEL語(yǔ)言進(jìn)行硬件描述。最終設(shè)計(jì)實(shí)現(xiàn)一個(gè)功能相對(duì)簡(jiǎn)單的CPU系統(tǒng),并且能夠?qū)υ撓到y(tǒng)的設(shè)計(jì)方案進(jìn)行測(cè)試和驗(yàn)證。以此設(shè)計(jì)為模板,可以針對(duì)計(jì)算機(jī)專業(yè)的硬件實(shí)踐教學(xué)開(kāi)設(shè)一個(gè)全新的實(shí)驗(yàn)項(xiàng)目,由學(xué)生自主設(shè)計(jì)研制CPU系統(tǒng),從而實(shí)現(xiàn)用設(shè)計(jì)的CPU構(gòu)建完成的教學(xué)計(jì)算機(jī)系統(tǒng)?,F(xiàn)場(chǎng)可編程門列陣FPGA屬于專用集成電路中的一種,是半定制式電路。FPGA芯片功

3、耗低,設(shè)計(jì)方便同時(shí)修改靈活。因此采用FPGA來(lái)進(jìn)行教學(xué)設(shè)計(jì)實(shí)驗(yàn),可以方便實(shí)現(xiàn)一個(gè)簡(jiǎn)單CPU的功能設(shè)計(jì)與實(shí)現(xiàn)。TEC-XP教學(xué)計(jì)算機(jī)是清華大學(xué)科教儀器廠研制的一款針對(duì)計(jì)算機(jī)專業(yè)本科硬件實(shí)踐教學(xué)的實(shí)驗(yàn)臺(tái)。該實(shí)驗(yàn)平臺(tái)采取雙CPU系統(tǒng),其中由CPLD芯片完成的CPU系統(tǒng)可以實(shí)現(xiàn)計(jì)算機(jī)組成原理的部件實(shí)驗(yàn),而由FPGA芯片實(shí)現(xiàn)的CPU部分可以用來(lái)完成一個(gè)簡(jiǎn)單全新的RISC結(jié)構(gòu)的MIPS計(jì)算機(jī)CPU的設(shè)計(jì)實(shí)驗(yàn)。這2個(gè)CPU系統(tǒng)運(yùn)行同樣的指令系統(tǒng),可以

4、確保軟件系統(tǒng)的兼容性。VHDL語(yǔ)言是功能強(qiáng)大的硬件描述語(yǔ)言,可以很靈活的實(shí)現(xiàn)完成FPGA-CPU各個(gè)模塊的功能。FPGA-CPU的設(shè)計(jì)要求對(duì)CPU功能進(jìn)行認(rèn)真研究和學(xué)習(xí),在此基礎(chǔ)上對(duì)CPU功能提出需求建議,從而完成設(shè)計(jì)方案。從確定指令系統(tǒng)架構(gòu)開(kāi)始著手,進(jìn)行指令集、指令格式、尋址方式和執(zhí)行流程的設(shè)計(jì)和實(shí)現(xiàn)。然后對(duì)FPGA-CPU進(jìn)行整體結(jié)構(gòu)設(shè)計(jì)和細(xì)化。本課題的CPU設(shè)計(jì)可以劃分為4個(gè)邏輯部件模塊:頂層模塊、運(yùn)算器部件模塊、數(shù)據(jù)總線部件和控

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論