2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩58頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、電阻抗成像技術(Electrical Impedance Tomography,簡稱EIT)是一種可視化、非侵入、低成本、無輻射的檢測技術,已成為工業(yè)檢測和醫(yī)學檢測領域的研究熱點。隨著電子技術的不斷發(fā)展,EIT硬件系統(tǒng)已經(jīng)開始向數(shù)字化和便攜式的方向發(fā)展。目前傳統(tǒng)微處理器結構的EIT硬件系統(tǒng)存在開發(fā)自由度不高、擴展性不強、信號完整性情況日益突出的問題。針對存在的問題,本文提出了基于SOPC的電阻抗成像硬件電路系統(tǒng)設計方案。
  

2、本文研究的主要內容包括EIT硬件系統(tǒng)體系結構、SOPC架構開發(fā)方法、基于Verilog HDL硬件描述語言IP核設計以及基于NiosⅡ軟核的軟件開發(fā)等。本文在前人研究工作的基礎上,主要完成了以下工作:
   1.本文介紹了EIT硬件系統(tǒng)的結構特點,詳細分析了EIT硬件系統(tǒng)的性能需求和未來發(fā)展的趨勢。在對比三種經(jīng)典的EIT硬件系統(tǒng)方案的基礎上,提出了基于SOPC的電阻抗成像硬件系統(tǒng)設計,并制作了各功能模塊的實際電路。
  

3、 2.本文研究了SOPC系統(tǒng)的具體開發(fā)模式,學習掌握了NiosⅡ內核的定制,Avalon總線的規(guī)范和IP核的設計。在此基礎上對EIT硬件系統(tǒng)部分功能IP模塊進行設計與實現(xiàn),完成了DDS控制器與A/D轉換控制器,F(xiàn)IR帶通濾波器,數(shù)字相敏解調等IP核的設計。
   3.在SOPCBuilder集成開發(fā)環(huán)境中完成各個IP核的系統(tǒng)集成,在NiosⅡ集成開發(fā)環(huán)境中編寫各個功能模塊的驅動程序,完成整個EIT系統(tǒng)的聯(lián)合調試。調試結果表明,所

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論