版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、視頻信號處理芯片解決了視頻輸入源同目標(biāo)顯示設(shè)備之間的制式匹配問題,已成為各類顯示設(shè)備中不可或缺的關(guān)鍵芯片。本文詳細(xì)介紹了基于FPGA實現(xiàn)的視頻信號處理芯片驗證平臺的設(shè)計過程。該平臺主要具有兩個功能,一是作為驗證平臺來測試我們自主研發(fā)的視頻信號處理芯片的功能正確性;二是作為基于FPGA實現(xiàn)的液晶電視顯示系統(tǒng)解決方案。 驗證平臺總體設(shè)計方案以包含視頻算法的FPGA為核心。首先模擬視頻信號經(jīng)過視頻解碼處理生成標(biāo)準(zhǔn)格式的數(shù)字視頻信號輸出
2、到FPGA,經(jīng)過FPGA去隔行、尺寸縮放、幀頻提升等算法模塊處理后輸出24位的RGB信號,接著顯示控制芯片把FPGA輸出的RGB信號轉(zhuǎn)換成液晶面板要求的圖像顯示格式,最后通過LVDS接口器件輸出到液晶面板實現(xiàn)圖像顯示,MCU作為整個系統(tǒng)的控制模塊負(fù)責(zé)給相關(guān)寄存器進行配值。 在文中重點論述了整個驗證平臺硬件部分的設(shè)計及調(diào)試驗證過程。在設(shè)計部分詳細(xì)論述了電路設(shè)計的原理及高性能PCB的設(shè)計方法,在調(diào)試驗證部分詳細(xì)論述了測試方法、測試步
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于SVA的視頻信號處理芯片功能驗證.pdf
- 視頻信號處理芯片子系統(tǒng)的功能驗證.pdf
- 視頻信號高速處理硬件平臺系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 視頻信號預(yù)處理IP的硬件實現(xiàn)與軟件驗證.pdf
- 視頻信號處理芯片自動化測試系統(tǒng)設(shè)計與實現(xiàn).pdf
- 視頻信號處理芯片中格式轉(zhuǎn)換模塊的設(shè)計與實現(xiàn).pdf
- 視頻信號處理芯片中央控制模塊的研究與實現(xiàn).pdf
- 多通道視頻信號處理芯片測試篩選系統(tǒng)設(shè)計與實現(xiàn).pdf
- 視頻信號處理芯片中高速數(shù)據(jù)存儲系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 視頻信號處理芯片時序控制子系統(tǒng)的研究與實現(xiàn).pdf
- 視頻信號處理芯片中圖像縮放模塊的研究與設(shè)計.pdf
- 基于DM642的視頻信號處理平臺設(shè)計.pdf
- 視頻信號解碼器芯片分析與設(shè)計.pdf
- 智能小車視頻信號分解與處理
- 數(shù)字視頻信號縮放器的設(shè)計及芯片實現(xiàn).pdf
- 微型投影儀視頻信號處理單元的設(shè)計與實現(xiàn).pdf
- 智能小車視頻信號分解與處理
- 視頻信號前端數(shù)字化處理的實現(xiàn).pdf
- 多格式視頻信號源的設(shè)計與實現(xiàn).pdf
- 視頻信號采集與PCI接口設(shè)計.pdf
評論
0/150
提交評論