版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著航空、航天、天文觀測等領(lǐng)域?qū)怆娤到y(tǒng)的性能要求越來越高,研制高速率、統(tǒng)一標(biāo)準(zhǔn)的通信接口電路對(duì)于提高光電系統(tǒng)的控制實(shí)時(shí)性、降低系統(tǒng)復(fù)雜程度有著重要的意義。傳統(tǒng)的基于ISA總線的通信接口效率低,嚴(yán)重制約著系統(tǒng)性能的提高,開發(fā)基于新一代PCI總線的多串口數(shù)據(jù)通信接口已經(jīng)成為迫切需要。 本文根據(jù)相關(guān)工程研制通信接口的需要,設(shè)計(jì)了一種基于PCI總線的多串口數(shù)據(jù)傳輸系統(tǒng)。論文中首先提出了以DSP作為系統(tǒng)核心的整體設(shè)計(jì)方案,再圍繞系統(tǒng)的硬
2、件設(shè)計(jì),詳細(xì)闡述了PCI接口模塊、串口傳輸模塊、DSP控制模塊、FPGA邏輯控制模塊、電源模塊的電路實(shí)現(xiàn)。并且進(jìn)行了系統(tǒng)中DSP芯片、FPGA芯片的軟件編程,介紹了芯片的開發(fā)軟件、程序流程,對(duì)于FPGA內(nèi)部的重要功能控制模塊,給出了程序代碼和仿真結(jié)果。最后運(yùn)用PLX軟件開發(fā)包PLX SDK4.2提供的API函數(shù)編寫了測試程序,并使用該測試程序?qū)ο到y(tǒng)進(jìn)行了驗(yàn)證,結(jié)果表明,該系統(tǒng)工作穩(wěn)定,實(shí)現(xiàn)了較高的數(shù)據(jù)傳輸速率,為相關(guān)工程研制智能通信接口
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DSP的多總線通信接口模塊設(shè)計(jì).pdf
- 基于多DSP消息基的VXI總線接口研究.pdf
- 基于多平臺(tái)的PCI總線接口設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的PCI總線接口設(shè)計(jì).pdf
- 基于PCI總線微機(jī)接口系統(tǒng)研究.pdf
- 基于PCI Express總線的XMC接口設(shè)計(jì).pdf
- 基于PCI總線的IEEE 1394接口開發(fā).pdf
- 基于FPGA的PCI總線接口控制器的設(shè)計(jì).pdf
- PCI總線接口的研究與實(shí)現(xiàn).pdf
- PCI總線接口芯片的設(shè)計(jì).pdf
- 基于FPGA的CPCI總線與多DSP的接口設(shè)計(jì).pdf
- PCI總線接口控制器的FPGA設(shè)計(jì).pdf
- PCI總線接口的FPGA實(shí)現(xiàn)及應(yīng)用.pdf
- 基于PCI總線接口視頻采集卡的研究.pdf
- PCI總線接口設(shè)計(jì)的應(yīng)用與研究.pdf
- 基于PCI總線的1553B總線接口板設(shè)計(jì).pdf
- 基于PCI總線接口芯片的驗(yàn)證與測試.pdf
- PCI局部總線的研究與接口設(shè)計(jì).pdf
- PCI總線接口開發(fā)及其應(yīng)用研究.pdf
- 基于AMBA總線的DSP Core異步接口設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論